产品描述:
这些八进制触发器专为低电压(3.3-V)VCC操作而设计,但具有向5-V系统环境提供TTL接口的能力。
LVTH574器件的八个触发器是边沿触发的D型触发器。在时钟(CLK)输入的正转换时,Q输出设置为数据(D)输入设置的逻辑电平。
缓冲输出使能(OE)输入可用于将八个输出置于正常逻辑状态(高或低逻辑电平)或高阻抗状态。在高阻抗状态下,输出既不会对母线产生显著的负载,也不会显著地驱动母线。高阻抗状态和增加的驱动器提供了无需接口或上拉组件即可驱动总线的能力。 OE不影响触发器的内部操作。当输出处于高阻抗状态时,可以保留旧数据或输入新数据。为确保上电或断电期间的高阻抗状态,OE应通过上拉电阻连接到VCC;该电阻的最小值由驱动器的电流吸收能力决定。
提供有源总线保持电路以将未使用的或浮动的数据输入保持在有效的逻辑电平。不建议将上拉或下拉电阻与总线保持电路一起使用。这些设备完全适用于使用IOFF和加电3状态的热插拔应用。IOFF电路禁用输出,防止在设备断电时通过设备的破坏性电流回流。通电三态电路在通电和断电期间将输出置于高阻抗状态,从而防止驱动器冲突。
产品特性:
- 支持混合模式信号操作(5-V输入输出电压3.3 V VCC)
- 支持非调节电池操作低于2.7 V
- 典型VOLP(输出地反弹)
<在VCC = 3.3 V时0.8 V,TA = 25°C - Ioff和上电三态支持热插入
- 数据输入总线保持不需要外部上拉/下拉电阻
- 锁存性能超过500 mA / JESD 17
- ESD保护超过JESD 22
- 2000-V人体模型(A114-A)
- 200-V机器模型(A115-A)
通道数量8
技术系列LVT
供电电压(Min)(V)2.7
供电电压(Max)(V)3.6
输入类型TTL-CompatibleCMOS
输出类型3-State
Clockfrequency(Max)(频率)150
有效输入电压(Max)(毫安)64
IOH(Max)(毫安)-32
供应电流(Max)(µA)5000
特性Ultrahighspeed(tpd<5ns),Over-电压tolerantinputs,Partialpowerdown(Ioff),Powerup3-state,Bus-hold