产品描述:
SY89824L是一款高性能总线时钟驱动器,具有22对差分HSTL(高速收发器逻辑)输出对。该器件专为低电压(3.3V/1.8V)应用而设计,这些应用需要大量输出来将精确对准的超低偏斜信号驱动到目的地。输入通过CLK_SEL引脚从HSTL或LVPECL(低电压正发射极耦合逻辑)进行多路复用。输出启用(OE)是同步的,因此只有在输出已经处于低电平状态时才会启用/禁用输出。这避免了在启用/禁用器件时产生矮小时钟脉冲的机会,而异步控制器可能会发生这种情况。SY89824L具有低针脚偏斜(50ps)的特点。低部件间偏差(200ps)--在具有如此高输出数量的标准产品中以前无法实现的性能。SY89824L采用单个节省空间的包装,可实现更低的总体成本解决方案。
产品特性:
- 3.3Vcoresupply,1.8Voutputsupplyforreducedpower
- LVPECLandHSTLinputs
- 22differentialHSTL(low-voltageswing)outputpairs
- HSTLoutputsdrive50Otogroundwithnooffsetvoltage
- 低部分到部分倾斜(200ps)
- 下针对针偏斜(50ps)
- 可用的ina64-引脚EPAD-TQFP